# 2.2. Diferentes aspectos de VHDL. Circuitos combinacionales

#### **OBJTETIVOS DEL TEMA**:

- Concurrencia versus Secuencialidad
- ☐ Sentencias de asignación concurrentes:
  - a) Simple
  - b) Condicional
  - c) Selectiva
  - d) Procesos
- Tipo de datos en VHDL
- Descripción de circuitos combinacionales básicos en VHDL
- Diseño jerárquico: Estilo de descripción estructural en VHDL



#### Secuencialidad

- Cada sentencia o instrucción en un lenguaje algoritmico representa una acción del procesador.
- Cuando concluye una acción avanza para leer y ejecutar la siguiente acción → Igual que los humanos

#### Concurrencia

- Cada sentencia o instrucción en un lenguaje hardware representa una acción del circuito.
- Pero las ejecuta todas a la vez, es decir, en paralelo







#### Concurrencia



```
-- architecture
architecture my_circuit_arc of my_circuit is
    signal A_out, B_out, C_out : std_logic;
begin
    A_out <= A_1 and A_2;
    B_out <= B_1 or B_2;
    C_out <= (not D_1) and B_2;
    E_out <= A_out or B_out or C_out;
end my_circuit_arc;</pre>
```

```
C_out <= (not D_1) and B_2;
A_out <= A_1 and A_2;
B_out <= B_1 or B_2;
E_out <= A_out or B_out or C_out;</pre>
```

```
A_out <= A_1 and A_2;
E_out <= A_out or B_out or C_out;
B_out <= B_1 or B_2;
C_out <= (not D_1) and B_2;</pre>
```

```
B_out <= B_1 or B_2;
A_out <= A_1 and A_2;
E_out <= A_out or B_out or C_out;
C_out <= (not D_1) and B_2;</pre>
```





| CONCURRENCIA                                                                                                                   | SECUENCIALIDAD en VHDL                                                               |  |
|--------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|--|
| Las sentencias se ejecutan a la vez, en paralelo                                                                               | Las sentencias se ejecutan una a continuación de otra (Programación Software)        |  |
| Las sentencias se pueden escribir en cualquier orden                                                                           | Se producen dentro de un proceso                                                     |  |
| Ejecutar más tareas a la vez incrementa el rendimiento                                                                         | El proceso se inicia cuando cambia alguno de los valores de la lista de sensibilidad |  |
| Una instrucción se ejecuta solo cuando cambia alguna de sus entradas                                                           |                                                                                      |  |
| La asignación de los nuevos valores se realiza una vez ejecutadas todas las instrucciones cuyas entradas haya cambiado         | La asignación de los nuevos valores solo se produce cuando se detiene el proceso     |  |
| Si como consecuencia del nuevo valor cambia alguna de las entradas de otra instrucción, entonces se ejecuta dicha instrucción. |                                                                                      |  |

## 2.2.2. VHDL: Sentencias en VHDL

## Sentencias de descripción

## a) Concurrentes:

- > Asignación de señales
  - √ Simple o incondicional ( <=)
    </p>
  - √ Condicional (when-else)
  - ✓ Selectiva (with –select- when)
- Procesos

# b) Secuenciales (dentro de un proceso)

- Asignación de señales
- Control del flujo de ejecución
  - ✓ If-then-else
  - √ case



#### Sentencias concurrentes

- Asignación de señal:
  - 1. Simple o incondicional



#### Sentencias concurrentes

Asignación de señal:

2.Condicional (when – else). Tres opciones:



#### Sentencias concurrentes

- Asignación de señal:
  - 2. Condicional (when else).

```
architecture behavioral of mux_8 is begin

Y <= E(0) when sel = "000",

E(1) when sel = "010",

E(2) when sel = "010",

E(3) when sel = "011",

E(4) when sel = "100",

E(5) when sel = "101",

E(6) when sel = "110",

E1se

E(7);

End behavioral;
```

Else cubre todos las restantes combinaciones, no solo "111"



#### **Ejemplos:**

WARNING:Xst:737 - Found 1-bit latch for signal <z>. Latches may be generated from incomplete case or if statements.

We do not recommend the use of latches in FPGA/CPLD designs, as they may lead to timing problems.



#### Sentencias concurrentes

- ➤ Asignación de señal:
  - 3. Selectiva (with select -when)

```
architecture behavioral of mux_8to1 is begin
with sel select

Y <= E(0) when "000",

E(1) when "001",

E(2) when "010",

E(3) when "011",

E(4) when "100",

E(5) when "101",

E(6) when "110",

E(7) when others;

end behavioral;
```

When others cubre todos las restantes combinaciones, no solo "111"



#### Sentencias concurrentes

#### **Ejemplos:**

```
MAL
```



ERROR: HDLParsers: 812 - "C:/PoyectosTDC/MUX\_with\_Select/with\_select.vhd" Line 36. A value is missing in select.



#### **EJEMPLO:** Con los tres tipos de sentencias concurrentes vistos

$$F3 = \overline{L} \cdot \overline{M} \cdot N + L \cdot M$$



#### 1ª Solución: Asignación Simple

```
-- entity
entity my_ckt_f3 is
port ( L,M,N : in std_logic;
    F3 : out std_logic);
end my_ckt_f3;
-- architecture
architecture f3_1 of my_ckt_f3 is
    signal A1, A2 : std_logic; -- intermediate signals
begin
    A1 <= ((NOT L) AND (NOT M) AND N);
    A2 <= L AND M;
    F3 <= A1 OR A2;
end f3_1;</pre>
```



#### **EJEMPLO:** Con los tres tipos de sentencias concurrentes vistos

$$F3 = \overline{L} \cdot \overline{M} \cdot N + L \cdot M$$



#### 2ª Solución: Asignación Condicional



#### **EJEMPLO:** Con los tres tipos de sentencias concurrentes vistos

$$F3 = \overline{L} \cdot \overline{M} \cdot N + L \cdot M$$



#### 3ª Solución: Asignación Selectiva



#### EJEMPLO: Aún una solución más. ¿Interesante hoy dia?





| L | М | N | F3 |
|---|---|---|----|
| 0 | 0 | 0 | 0  |
| 0 | 0 | 1 | 1  |
| 0 | 1 | 0 | 0  |
| 0 | 1 | 1 | 0  |
| 1 | 0 | 0 | 0  |
| 1 | 0 | 1 | 0  |
| 1 | 1 | 0 | 1  |
| 1 | 1 | 1 | 1  |

#### Solución 2 con Asignación Selectiva

#### Sentencias concurrentes

#### **Procesos**

Un proceso (process) es una sentencia concurrente que agrupa en su interior sentencias que se ejecutan secuencialmente.

Las asignaciones de señales hechas dentro tienen lugar cuando se para el proceso.



### Sentencias secuenciales

> Asignación de señal:

```
architecture Behavioral of example is
begin
P1: process(A, C) €
Begin

    Siempre dentro Process

   if A = 1' then

    Lista de sensibilidad

      B \leftarrow C;

    En la lista todas las señales

   else
                                   que se leen
      B \le not C;
   end if;
end process P1;
```



#### Sentencias secuenciales

EJEMPLO: Asignación concurrente vs asignación en un proceso

```
architecture Behavioral of xor gate is
Begin
  Z \le A \times B;
end Behavioral ;
architecture Behavioral of xor gate is
begin
  P1: process(A, B)
   Begin
     Z \le A \times B;
  end process P1;
End Behavioral ;
```

#### Sentencias secuenciales

#### EJEMPLO: Asignación concurrente vs asignación en un proceso

```
architecture
Behavioral of
multisource_conc is
begin
    Z <= a;
    Z <= b;
    Z <= c;
End Behavioral;</pre>
```

ERROR:Xst:528 - Multi-source in Unit <multisource\_conc> on signal <z>; this signal is connected to multiple drivers.

```
architecture Behavioral of
multisource_proc is
Begin
  process(a,b,c)
begin
  z <= a;
  z <= b;
  z <= c;
end process;
End Behavioral;</pre>
```

WARNING:Xst:647 - Input <a> is never used. This port will be preserved and left unconnected if it belongs to a top-level block or it belongs to a sub-block and the hierarchy of this sub-block is preserved. WARNING:Xst:647 - Input <b> is never used. This port will be preserved and left unconnected if it belongs to a top-level block or it belongs to a sub-block and the hierarchy of this sub-block is preserved.



#### Sentencias secuenciales

Control del flujo de ejecución :

1. "IF - THEN - ELSE - END IF" 6 "IF - THEN - ELSIF - ELSE - END IF"



#### Sentencias secuenciales

- > Control del flujo de ejecución :
- 1. "IF THEN ELSE END IF" 6 "IF THEN ELSIF ELSE END IF"

```
architecture Behavioral of mux8 is
                                        Sintaxis 1
begin
COMB: process (SEL)
begin
       if SEL = "000" then
              Y \le E(0);
       elsif SEL = "001" then
              Y \le E(1);
       elsif SEL = "010" then
              Y \le E(2);
       else
              Y \le E(7);
       end if;
```

#### Sentencias secuenciales

Control del flujo de ejecución :

```
1. "IF - THEN - ELSE - END IF" 6 "IF - THEN - ELSIF - ELSE - END IF"
```

```
architecture behavioral of mux8 is
begin
                               Sintaxis 2
COMB: process (SEL)
begin
             (SEL = "000")^{\prime} then Y <= E(0);
     if
             (SEL = "001") then Y \le E(1);
     elsif
     elsif (SEL = "010") then Y \le E(2);
     elsif (SEL = "111") then Y \leq E(7);
     else Y \leq E(7);
     end if;
```



#### Sentencias secuenciales

- > Control del flujo de ejecución :
- 2. CASE



#### Sentencias secuenciales

Control del flujo de ejecución :

2. CASE

```
COMB: process(E, SEL)
begin
                           Sintaxis 1
      case SEL is
         when "000" =>
             Y \le E(0);
         when "001" =>
             Y \le E(1);
         when "110" =>
             Y \le E(6);
          when others =>
             Y \le E(7);
      end case;
end process COMB;
```

## Control del flujo de ejecución :

#### 2. CASE

```
architecture BEHAV2 of MUX8 is
                                            Sintaxis 2
begin
COMB: process(E, SEL)
begin
       case SEL is
          when "000'' => Y <= E(0);
          when "001'' => Y <= E(1);
          • • •
          when "110'' => Y \le E(6);
          when "111'' => Y <= E(7);
          when others \Rightarrow Y \Leftarrow E(7);
       end case;
end process COMB;
end BEHAV2
```



## Control del flujo de ejecución : Anidar IF y CASE

```
-- architecture
architecture my_case_ex of mux_8to1_ce is
begin
   my_mux: process (SEL, Data_in, CE)
   begin
       if (CE = '1') then
           case (SEL) is
              when "000" => F_CTRL <= Data_in(0);
              when "001" \Rightarrow F_CTRL \Leftarrow Data_in(1);
              when "010" \Rightarrow F_CTRL \Leftarrow Data_in(2);
              when "011" \Rightarrow F_CTRL \Leftarrow Data_in(3);
              when "100" \Rightarrow F_CTRL \Leftarrow Data_in(4);
              when "101" => F_CTRL <= Data_in(5);
              when "110" \Rightarrow F_CTRL \Leftarrow Data_in(6);
              when "111" \Rightarrow F CTRL \Leftarrow Data in (7);
              when others => F CTRL <= '0';
           end case:
                                                 No es posible
       else _
                                                  con sentencias
           F_CTRL <= '0';
                                                   concurrentes
       end if;
   end process my_mux;
end my_case_ex;
```

# 2.2.3. VHDL: Tipos de datos

# **VHDL: Tipos de datos**

#### **Types (Tipos de datos)**

| ☐ Tipo de dato es el modo en que se representa la información                                                                                   |
|-------------------------------------------------------------------------------------------------------------------------------------------------|
| ☐ Intrínsecamente una vez llevado a la FPGA el diseño, todos los datos son binarios. Existen tipos para tratar la información más cómodamente.  |
| ☐ El tipo de dato establece los <u>valores</u> que puede tomar una señal o puerto y las <u>operaciones</u> que pueden ser realizadas con ellos. |
| ☐ Existen algunos tipos predefinidos por el lenguaje VHDL. No es necesario invocar ninguna librería adicional.                                  |
| ☐ Existen tipos de datos escalares (simples) y vectoriales (compuestos)                                                                         |



# **VHDL: Tipos de datos**

# Simples

**Tipos de datos: BIT (Predefinido VHDL)** 

- Están incluidos en el lenguaje VHDL, en la librería Standard (Invocada por defecto en cualquier módulo VHDL).
- Establece dos valores posibles : '0' y '1'
- ☐ Fue reemplazado por el STD\_LOGIC.

```
ENTITY ejemplo1 IS
        PORT ( a, b : IN bit;
        F : OUT bit );
END ejemplo1;
```



# **VHDL: Tipos de datos**

# Simples

#### **Tipos de datos: BOOLEAN (Predefinido VHDL)**

- ☐ Está incluido en el lenguaje VHDL, en la librería Standard (Invocado por defecto en cualquier módulo VHDL).
- Establece dos valores posibles : 'Falso' y 'Verdadero'



# VHDL: Tipos de datos (\*)

# Simples

Tipos de datos: INTEGER (Predefinido VHDL)

- ☐ Está incluido en el lenguaje VHDL, en la librería Standard (Invocado por defecto en cualquier módulo VHDL).
- Enteros positivos y negativos si no se define un subrango.

$$[-(2^{31}-1), +(2^{31}-1)] = [-2.147.483.647, +2.147.483.647]$$

- Para usarlo en síntesis es recomendable definir un subrango.
  - signal Entero: integer range -2 to 12;
- ☐ Se recomienda usar <u>solo para constantes e índice en tipos</u> bidimensionales.



# Simples

end Behavioral;

```
Ti⊢os de datos: INTEGER (Predefinido VHDL)
```

```
--library IEEE;
--use
IEEE.STD LOGIC 1164.ALL;
                                    enteros2
entity enteros2 is
    Port (a,b:in
integer;
                             a(31:0)
                                                     z(31:0)
             z : out
integer);
                             b(31:0)
end enteros2;
architecture Behavioral of
                                    enteros2
enteros2 is
begin
      z<=a+b
```



## Simples

```
Tipos de datos: STD_LOGIC/STD_LOGIC_VECTOR (Estándar de IEEE – Package std_logic_1164)
```

- ☐ Librería "IEEE", paquete "standard\_logic\_1164"
- ☐ Establece 9 valores posibles además del '0' y el '1'.
  - □ 'U' Sin inicializar. Es el valor por defecto
  - □ 'X' Desconocido (fuerte)
  - □ '0' Cero lógico (fuerte). Señal puesta a tierra
  - □ '1' Uno lógico (fuerte). Señal puesta a alimentación
  - □ 'Z' Alta impedancia
  - □ 'W' Desconocido (débil)
  - □ 'L' Cero (débil). Resistencias pull-down
  - □ 'H' Uno (débil). Resistencias pull-up
  - □ '-' Valor indiferente ("don't-care"). Usado en síntesis



# Simples

Tipos de datos: STD\_LOGIC/STD\_LOGIC\_VECTOR (Estándar de IEEE – Package std\_logic\_1164)

- ☐ Para síntesis solo usaremos; '0', '1','Z' y ocasionalmente '-'
- ☐ Operaciones ("standard\_logic\_1164 "):
  - Lógicas: and, or, xor, nor, not, nand



### Simples

Tipos de datos: STD\_LOGIC/STD\_LOGIC\_VECTOR (Estándar de IEEE - Package

```
std_logic_1164)
                                              Enable
 library ieee ;
 use ieee.std logic 1164.all ;
                                     Entrada
entity TBUF is
port (Entrada : in std logic;
      Salida: out std logic;
       Enable : in std logic);
 end TBUF ;
 architecture DATAFLOW of TBUF is
 begin
        Salida <= Entrada when Enable = '1'
             else 'Z';
end DATAFLOW ;
```



Salida

### Compuestos (Arrays)

Conjuntos de datos del mismo tipo:

```
☐ BIT_VECTOR
```

☐ STD\_LOGIC\_VECTOR

```
Std_logic_vector (<MSB> downto <LSB>)
signal driverLED: std_logic_vector (6 downto 0);
```

☐ SIGNED, UNSIGNED



### Compuestos (Arrays)

#### Acceso al vector

- ☐ Tres caminos para acceder al vector:
  - A su totalidad driverLED <= "1010100";</li>
  - A un elemento driverLED (6) <= '1';</li>
  - A un subrango driverLED (6 downto 3) <= "1010";</li>

```
Ojo a la notación para 1 bit ('') y para más de 1 bit ("").
```

### Compuestos (Arrays)

Tipos de datos: SIGNED y UNSIGNED

```
☐ Es un vector de std_logic pero con significado numérico
```

- □ UNSIGNED → Entero sin signo → Binario puro → 0 to  $2^{N}$  1
- $\square$  SIGNED  $\rightarrow$  Entero con signo  $\rightarrow$  Complemento a 2 $\rightarrow$

```
signal A_unsigned : unsigned(3 downto 0);
signal B_signed : signed (3 downto 0);
```

```
A_unsigned <= "1111" ; = 15 decimal

B_signed <= "1111" ; = -1 decimal
```



### Compuestos (Arrays)

#### **Tipos de datos: SIGNED y UNSIGNED**

- ☐ Para poder comparar, sumar(+) y restar(-) números binarios necesitamos saber si son números sin signo ó si están en complemento a dos (unsigned ó signed).
- ☐ Declarar el package numeric\_std (Descomentar en el módulo de ISE)

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
-- Uncomment the following library declaration if using
-- arithmetic functions with Signed or Unsigned values
-- use IEEE.NUMERIC_STD.ALL;
```



#### **Tipos de datos: SIGNED y UNSIGNED**

```
1 -- library declaration
 2 library IEEE;
 use IEEE.std_logic_1164.all; -- defines std_logic_vector type
  use IEEE.numeric_std.all; -- defines signed and unsigned types
 5 -- entity
 6 entity double_sum is
      Port (
          in1 : in std_logic_vector (7 downto 0);
          in2 : in std_logic_vector (7 downto 0);
 9
          out1 : out std_logic_vector (7 downto 0));
10
          unsiq_in : in unsigned(7 downto 0);
11
          unsiq_out : out unsigned(7 downto 0));
12
13
  end double sum;
14 -- architecture
15 architecture arch of sum is
16
      begin
          out1 <= in1 + 1; -- ILLEGAL OPERATION, 1 is an integer
          out1 <= in1 + in2; -- ILLEGAL OPERATION, addition is not defined
19
                                           -- legal operation
          unsiq_out <= unsiq_in + 1;
20
21
          unsig_out <= unsigned(in1) + 1; -- legal operation
          out1 <= std_logic_vector(unsigned(in1) + 1); -- legal operation
      end arch;
```

#### Tipos de datos: SIGNED y UNSIGNED

Mejor práctica de codificación

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.NUMERIC STD.ALL;
entity suma unsigned is
    Port (a: in STD LOGIC VECTOR (Downto 0);
           b: in STD LOGIC VECTOR (1 downto 0);
           c : out STD LOGIC VECTOR (1 downto 0));
end suma unsigned;
architecture Behavioral of suma unsigned is
       signal sa us4, sb us4, resul us4 : unsigned (1 downto 0);
begin
       -- Suma sin acarreo:
       sa_us4<= unsigned(a); <- Cast de SLV a Unsigned
       sb us4<= unsigned(b); -- Cast de SLV a Unsigned
       resul us4 <= sa us4 + sb us4;
       c<=std logic Vector(resul us4); -- Cast de Unsigned a SLV</pre>
end Behavioral;
```



Tipos de datos: Definidos por el usuario (type)

☐ En VHDL el usuario puede definir tipos de datos nuevos:

```
type <nombre_tipo> is <tipo_de_dato>;

type Cero_Siete is unsigned(2 downto 0);
--0,1,2,...,7
```



#### Tipos de datos: Definidos por el usuario (type)

☐ En VHDL el usuario puede definir un array de elementos de un tipo compuesto:

ram\_type

| 15 | "0110" |
|----|--------|
| 14 | "1110" |
|    |        |
| 1  | "0000" |
| 0  | "0101" |



#### Indicaciones sobre los tipos de datos

| Tipo de objeto | Tipo de dato                                                        |
|----------------|---------------------------------------------------------------------|
| Puertos        | STD_LOGIC,<br>STD_LOGIC_VECTOR                                      |
| Signal         | STD_LOGIC, STD_LOGIC_VECTOR SIGNED, UNSIGNED User defined (type)(*) |
| Constant       | INTEGER                                                             |

- Siempre que sean posible utilizar tipos compuestos
- Limitar el rango de los tipos INTEGER
- Usar Signed y Unsigned para efectuar operaciones aritméticas





# VHDL: Conversión de Tipos de datos

Signed & Unsigned (elements) <=> Std\_Logic Conversión automática

```
senal sl <= senal us(2); -- elemento de unsigned
                        a std logic
senal slv(0) <= senal s(1); -- 1 elemento de signed a
                               1 elemento de std logic
senal us(1) <= senal slv(0);-- elemento de</pre>
                               std logic vector
                               a bit de unsigned
senal s(2) <= senal us(1); -- elemento de unsigned a
                         elemento de signed
```



# VHDL: Conversión de Tipos de datos

Signed & Unsigned <=> Std\_Logic\_Vector

**Conversión CAST** 

El <u>cast</u> es una reinterpretación del significado de la señal, pero la señal mantiene el mismo número de bits y el formato.

P.e. Un vector de 8 bits (standard\_logic\_vector) sin ningún significado numérico pasa a ser un número codificado en binario con signo o sin signo según usemos el *cast signed o unsigned* 



# VHDL: Conversión de Tipos de datos (\*)

- ☐ En VHDL el tipo de datos std\_logic\_vector puede convertirse a integer.
- ☐ Para ello primero debe efectuarse la conversión de std\_logic\_vector a signed/unsigned.
- ☐ Aplicación: actuar como índice en arrays de elementos.

RAM(to\_integer(unsigned(Address))) <= DataIn;</pre>



# 2.2.5. VHDL: Operadores

# **VHDL: Operadores**

| Tipo de operadores | Tipo de datos                                      | Operador                      |  |
|--------------------|----------------------------------------------------|-------------------------------|--|
| Lógicos            | STD_LOGIC<br>STD_LOGIC_VECTOR                      | And, or , nor, nand xor, xnor |  |
| Aritméticos        | SIGNED/UNSIGNED INTEGER                            | +, -                          |  |
| Comparación        | STD_LOGIC STD_LOGIC_VECTOR SIGNED/UNSIGNED INTEGER | =, /=, >, <, >=, <=           |  |
| Concatenación      | STD_LOGIC<br>STD_LOGIC_VECTOR                      | &                             |  |
| Desplazamiento     | SIGNED/UNSIGNED                                    | sll, slr, rol, ror, sla, sra  |  |

## **VHDL: Operadores**

#### Operadores de desplazamiento

| Operator   | Name |                        | Example                    | Result      |
|------------|------|------------------------|----------------------------|-------------|
| logical    | sll  | shift left logical     | result <= "10010101" sll 2 | "01010100"  |
|            | srl  | shift right logical    | result <= "10010101" srl 3 | "00010010"  |
| arithmetic | sla  | shift left arithmetic  | result <= "10010101" sla 3 | " 10101111" |
|            | sra  | shift right arithmetic | result <= "10010101" sra 2 | " 11100101" |
| rotate     | rol  | rotate left            | result <= "101000" rol 2   | " 100010"   |
|            | ror  | rotate right           | result <= "101001" ror 2   | "011010"    |

Operadores para tipo signed
Ca2 → Signo se conserva y si es
negativo se introducen '1'



# 2.2.6. VHDL: Funciones útiles

#### **VHDL:** Funciones útiles

#### STD\_MATCH (Arg1, Arg2)

- Para utilizarse debe incluirse el paquete "numeric\_std" de la librería IEEE.
- Permite que la herramienta de síntesis interprete correctamente el valor "-" del tipo STD\_LOGIC.
- Solo se usa para valores de entrada
- El valor "-" como salida, es interpretado correctamente por la herramienta de síntesis sin usar ninguna función.
- Es interesante su uso en diseños muy exigentes en recursos, ya que contar con "-" permite simplificar las ecuaciones booleanas.



#### **VHDL:** Funciones útiles

# STD\_MATCH (Arg1, Arg2)

| А | В | Sal |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | _   |

$$\begin{array}{|c|c|}
\hline
0 & 1 \\
\hline
1 & 0
\end{array}$$
Sal= a\*b' + a'\*b

5 puertas





#### **VHDL:** Funciones útiles

### STD\_MATCH (Arg1, Arg2)

```
Ejemplo: Valor de entrada I= "1 - - -"

Y<= "11" when I= "1 - - -";

Y<= "11" when std_match(I, "1---");
```

```
S <= "11" when std_match(I, "1---") else
   "10" when std_match(I, "01--") else
   "01" when std_match(I, "0010-") else
   "00";</pre>
SOLO sentencias
   concurrentes
```



#### Descripción ESTRUCTURAL

- ➤ Hasta el momento solo se ha trabajado con arquitecturas descritas usando ténicas de modelado DATAFLOW y BEHAVIORAL
- ➤ La descripción ESTRUCTURAL es una práctica habitual en grandes diseños similar a la programacion estructurada o modular software.
- En VHDL el diseño estructural permitirá el diseño jerárquico.
- Usar módulos con los elementos funcionales de menor nivel permite mayor legibilidad del código
- Se pueden construir librerias con los módulos VHDL
- ➤ En resumen expresa un conjunto de objetos y sus interconexiones

TOP\_Module



# Architecture TOP (Estructural)

Entity 01

Archit. (Behavioral)

Module\_01

Entity 02

Archit. (Behavioral)

Module\_02

Entity n

Archit. N (Behavioral)

Module\_n

# **Componentes**

- ➤ El módulo VHDL que se quiere invocar recibe el nombre de COMPONENTE
- ➤ Un COMPONENTE es la referencia al conjunto formado por una entidad y una arquitectura.
- ➤ Para utilizar un COMPONENTE en un nuevo módulo VHDL, es preciso declararlo.
- ➤ Es posible incluir un solo COMPONENTE o varios COMPONENTE .
- Cada COMPONENTE puede invocarse tantas veces como necesite el diseño de mayor jerarquía.



Paso 1: Definir la entidad correspondiente al módulo TOP

<u>Paso 2</u>: Declarar los componentes/módulos a usar en el diseño TOP.

<u>Paso 2.1</u>. Añadir una copia del módulo VHDL ya creado en otros proyectos al proyecto TOP

<u>Paso 3</u>: Declarar las señales internas que interconectarán los módulos.



<u>Paso 4</u>: Instanciar y "mapear" los módulos declarados para conseguir el diseño de mayor jerarquía

#### **Instanciar**:

- Llamar a un submódulo (unidad de diseño) para incluirlo en la arquitectura del módulo de mayor jerarquía.
- Se puede instanciar un módulo más de una vez, pero cada instancia recibirá un nombre único.

¿Cómo usaremos los módulos?

#### Mapear:

•Asociar las entradas/salidas del submódulo con las entradas/salidas y señales internas del módulo de mayor jerarquía.



```
u2: mux2 PORT MAP (
begin
u0: mux2 PORT MAP (
                                                      a = > A(2),
               a => A(0),
                                                      b => B(2),
               b \Rightarrow B(0),
                                                      sel => sel,
               sel => sel
                                                      y => C(2)
               y \Rightarrow C(0)
                                                      );
);
u1
    mux2 PORT MAP
                                      Ju3: mux2 PORT MAP (
               a \neq A(1),
                                                      a = > A(3),
                                                      b => B(3),
                                                      sel => sel,
                sel => sel,
                                                      y => C(3)
                                      end Structural;
Nombres de las instancias
```



Mapeo de puertos

Nombre del Componente

```
Sintaxis:
<nombre_instancia>: <nombre_componente> [port map
  (lista_conexiones)];
```

Las asociaciones dentro de la lista de conexiones o de parámetros genéricos pueden especificarse:

- de forma <u>explícita</u>: {parámetro componente=> parámetro local, }
- **<u>implicitamente</u>**: {parámetro local, }



# begin Mapeado Implícito

```
N0: inversor port map (I0, I0n);
N1: inversor port map (I1, I1n);
A0: puerta_and port map (I0n, I1n, G, Y0);
A1: puerta_and port map (I0, I1n, G, Y1);
A2: puerta_and port map (I0n, I1, G, Y2);
A3: puerta_and port map (I0, i1, G, Y3);
end estructural;
```

#### begin

### Mapeado Explícito

```
N0: inversor port map (e=>I0,s=> I0n);
N1: inversor port map (e=>I1,s=> I1n);
A0: puerta_and port map (e0=>I0n, e1=> I1n, e2=> G, s=> Y0);
A1: puerta_and port map (e0=> I0, e1=> I1n, e2=> G, s=> Y1);
A2: puerta_and port map (e0=> I0n, e1=> I1, e2=> G, s=> Y2);
A3: puerta_and port map (e0=> I0, e1=> i1, e2=> G, s=> Y3);
end estructural;
```







# 2.2. VHDL: Bibliografía

- Free range VHDL. Bryan Mealy, Fabrizio Tappero. (Creative Commons). <a href="http://www.freerangefactory.org">http://www.freerangefactory.org</a> (Mayo 2013)
- VHDL 101. William Kafig. Editorial Elsevier. 2011

